de
en
Schliessen
Detailsuche
Bibliotheken
Projekt
Impressum
Datenschutz
Schliessen
Publizieren
Besondere Sammlungen
Digitalisierungsservice
Hilfe
Impressum
Datenschutz
zum Inhalt
Detailsuche
Schnellsuche:
OK
Ergebnisliste
Titel
Titel
Inhalt
Inhalt
Seite
Seite
Im Werk suchen
Blesken, Matthias W.: Ein Mehrzieloptimierungsansatz zur Dimensionierung ressourceneffizienter integrierter Schaltungen. 2012
Inhalt
Inhaltsverzeichnis
Einleitung
Zur Aufgabenstellung
Überblick über diese Arbeit
Verwandte Arbeiten zur Schaltungsoptimierung
Entwurfsraumexploration
Begriffsklärungen und Definitionen
Entwurfsraumexploration
Ressourceneffizienz
Mehrzieloptimierung / Pareto-Menge
Der Klassische Ansatz zur Dimensionierung von CMOS-Logikgattern
Algorithmen zur Schaltungsoptimierung
Evolutionäre Algorithmen
GAIO - Multilevel Subdivision Techniques
Entwurf ressourceneffizienter Standardzellen
GAIOs Sampling Algorithmus
GAIOs Fortsetzungsalgorithmus zur Wiederherstellung
GAIO zur Optimierung digitaler Grundgatter
Der CMOS-Inverter
Analytische Vorbetrachtung
GAIO-Ergebnisse
CMOS-Gatter mit mehreren Eingängen
Problemstellung und Simulationsaufbau
GAIO-Ergebnisse
Entwurfszentrierung
Optimierung einer Subschwellbibliothek
Neue Herausforderungen für den Subschwellbetrieb
Evolutionäre Algorithmen zur Mehrzieloptimierung
Entwurf einzelner Gatter für den Subschwellbetrieb
Vergleich mit Standardzellen zur vollen Versorgungsspannung
Optimierung einer SRAM-Zelle für verschiedene Versorgungsspannungen
Optimierung der 6-Transistor-SRAM-Zelle
Analytische Vorbetrachtung
Die Mehrzieloptimierungsaufgabe
Die 9-Transistor-SRAM-Zelle
Ein 9-Transistor-SRAM-Entwurf zum Voltagescaling
Suchraumexploration
Vergleich zu anderen Implementationen
Optimierung analoger Schaltungen
Schalteigenschaften des Differenzverstärkers
Mehrzieloptimierung analoger Schaltungen
Algorithmen zur Optimierung analoger Schaltungen
Optimierung der Ausbeute
Vergleich von Algorithmen zur Optimierung integrierter Schaltungen
SPEA, GAIO und Exhaustionsmethode
Laufzeitanalyse
Konvergenz
Anwendung: Optimierung integrierter Schaltungen
Zusammenfassung
Anhang
Transistormodell im Subschwellbereich
Modell zur Standardabweichung des SNMhold der 9-Transistor-SRAM-Zelle
Die detaillierte Suchanfrage erfordert aktiviertes Javascript.